1.1、为了实现将JK触发器转换为D触发器,应使()
A、J=D,K=/D
B、B、CP脉冲后沿触发,输出与D端状态相同。
C、CP脉冲前沿触发,输出与D端状态相反。
D、CP脉冲后沿触发,输出与D端状态相反。
1.2、抗干扰能力较差的触发方式是()
A、同步触发
B、上升沿触发
C、下降沿时刻
D、主从触发
1.3、D触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.4、对于JK触发器,输入J=0、K=1,CP脉冲作用后,触发器状态应为()
1.5、对于JK触发器,输入J=0、K=0,CP脉冲作用后,触发器状态应为()
1.6、T触发器具有()功能。
A、置0、置1
B、置0、置1和翻转
C、翻转和保持
D、置0和翻转
1.7、对于JK触发器,输入J=1、K=0,CP脉冲作用后,触发器状态应为()
1.8、若将JK触发器置成0态,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.9、D触发器的输出状态是()
A、CP脉冲前沿触发,输出与D端状态无关。
B、CP脉冲后沿触发,输出与D端状态相同。
C、CP脉冲前沿触发,输出与D端状态相反。
D、CP脉冲后沿触发,输出与D端状态相反。
1.10、对于JK触发器,输入J=1、K=1,CP脉冲作用后,触发器状态应为()
1.11、D触发器具有()功能。
A、置0、置1
B、置0、置1和翻转
C、置1和保持
D、置0和翻转
1.12、T触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.13、若将JK触发器置成1态,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.14、时序电路可由()构成。
A、触发器或门电路
B、门电路
C、触发器或触发器和门电路的组成
D、运算放大电路
1.15、关于JK触发器的错误表述是()
A、对于输入没有约束条件
B、不允许J、K同时为1
C、允许J、K同时为1
D、允许J、K同时为0
1.16、同步RS触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.17、若将JK触发器置成保持,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.18、基本RS触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.19、JK触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.20、触发器是由门电路构成的,其主要特点是()。
A、和门电路的功能一样
B、具有记忆功能
C、有的具有记忆功能,有的没有记忆功能
1.21、JK触发器的原状态为0,要在CP作用后仍保持为0状态,则J、K的值应是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=x,K=x
1.22、同步触发器是在时钟脉冲CP的()根据输入信号翻转。
A、低电平期间
B、高电平期间
C、上升沿时刻
D、下降沿时刻
1.23、时序电路输出状态的改变()
A、仅与该时刻的输入信号状态有关
B、仅与时序电路的原状态有关
C、与该时刻的输入信号状态和时序电路的原状态均有关
D、以上都不对
1.24、若将JK触发器置成翻转,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.25、抗干扰能力较差的触发方式是()
A、同步触发
B、上升沿触发
C、上升沿触发
D、主从触发
1.26、由与非门构成的基本RS触发器,当/R=0,/S=0时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.27、由与非门构成的基本RS触发器,当=0,=1时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.28、由与非门构成的基本RS触发器,当S=1,R=0时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.29、同步RS触发器,当S=0,R=0时,CP脉冲作用后,触发器处于( )
A、保持状态
B、0状态
C、1状态
D、状态不确定
1.30、JK触发器在CP作用下,若状态必须发生翻转,则应使()
A、J=K=0
B、J=K=1
C、J=0,K=1
D、J=1,K=0
1.31、触发器的状态是Q=1,/Q=0;称为()
A、“1”态
B、“0”态
C、两个都不是
D、不确定
1.32、由与非门构成的基本RS触发器,当=1,=0时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.33、同步RS触发器,当S=0,R=1时,CP脉冲作用后,触发器处于( )
1.34、由与非门构成的基本RS触发器,当=1,=1时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.35、由与非门构成的基本RS触发器,当S=0,R=1时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.36、、触发器与组合逻辑电路比较( )
A、两者都有记忆能力
B、只有组合逻辑电路有记忆能力
C、只有触发器有记忆能力
D、两者都没有记忆能力
1.37、由或非门构成的基本RS触发器,当S=0,R=0时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.38、JK触发器在CP作用下,若使状态置0,则应使()
A、J=K=0
B、J=K=1
C、J=0,K=1
D、J=1,K=0
1.39、同步RS触发器,当S=1,R=0时,CP脉冲作用后,触发器处于( )
A、原状态
B、0状态
C、1状态
D、状态不确定
1.40、JK触发器在CP作用下,若使状态置1,则应使()
A、J=K=0
B、J=K=1
C、J=0,K=1
D、J=1,K=0
1.41、同步RS触发器,当S=1,R=1时,CP脉冲作用后,触发器处于( )
A、保持状态
B、0状态
C、1状态
D、禁止状态
1.42、JK触发器在CP作用下,若使状态保持,则应使()
A、J=K=0
B、J=K=1
C、J=0,K=1
D、J=1,K=0
1.43、触发器的状态是Q=0,/Q=1;称为()
A、“1”态
B、“0”态
C、两个都不是
D、不确定
1.44、由与非门构成的基本RS触发器,当S=1,R=1时,触发器处于()
A、保持状态
B、0状态
C、1状态
D、禁止状态
2.1、D触发器的输出状态始终与输入状态相同,与CP脉冲无关。
2.4、同步RS触发器有无CP信号,R、S端的输入信号都对触发器起作用。
2.5、触发器与组合逻辑电路比较只有触发器有记忆功能。
2.9、将JK触发器的J、K端连接在一起作为输入端,就构成D触发器。
2.10、D触发器的输出状态始终与输入状态相同,与CP脉冲无关。
2.13、T触发器的输出状态始终与输入状态相同,与CP脉冲有关。
2.14、D触发器的D端置1时,每输入一个CP脉冲,输出状态就翻转一次。
2.15、当J=K=1时,JK触发器具有保持功能。
2.16、同步RS触发器在CP信号到来后,R、S端的输入信号才对触发器起作用。
2.17、当J=0,K=1时,JK触发器具有置1功能。
2.18、当J=K=1时,JK触发器具有翻转功能。
2.20、JK触发器可以随时将触发器状态置0或置1。
2.22、D触发器可以随时将触发器状态置0或置1。
2.23、T触发器可以随时将触发器状态置0或置1。
2.25、同步RS触发器可以随时将触发器状态置0或置1。
2.26、RS触发器可以随时将触发器状态置0或置1。
2.28、当J=1,K=0时,JK触发器具有置0功能。
2.30、T触发器的T端置0时,每输入一个CP脉冲,输出状态就翻转一次。
2.31、触发器是由非门组成,因此它不具备记忆功能。
2.33、将JK触发器的J、K端连接在一起作为输入端,就构成T触发器。
2.34、T触发器的T端置1时,每输入一个CP脉冲,输出状态就翻转一次。
2.35、D触发器的输出状态始终与输入状态相同,与CP脉冲有关。
2.37、T触发器的输出状态始终与输入状态相同,与CP脉冲无关。
2.40、触发器与组合逻辑电路比较两者都有记忆功能。
2.41、D触发器的D端置0时,每输入一个CP脉冲,输出状态就翻转一次。
2.42、触发器与组合逻辑电路比较两者都没有记忆功能。
2.43、时钟脉冲CP是用来控制触发器按一定的节拍同步动作。
2.45、当J=K=0时,JK触发器具有保持功能。
2.46、触发器与组合逻辑电路比较只有组合逻辑电路有记忆功能。
2.49、当J=1,K=0时,JK触发器具有置1功能。
2.50、当J=0,K=1时,JK触发器具有置0功能。