数字电路选择题

1.1单稳态触发器的宽度取决于()
A、发信号的周期
B、触发信号的幅度
C、电路的RC时间常数
D、触发信号的波形
1.2、99、施密特触发器属于()
A、单稳态电路
B、无稳态电路
C、双稳态电路
1.3、98、多谐振荡器是一种()波产生的电路()
A尖脉冲
B梯形
C锯齿
D矩形
1.4、97、输入电压不变,而改变施密特触发器的回差电压,则输出电压要变化的是()
A、脉冲幅度
B、脉冲频率
C、脉冲宽度
D、不确定
1.5、96、下列各触发器不属于输人电平触发的有()
A、多谐振荡器
B、基本 RS 触发器
C、单稳态触发器
D、施密特触发器
1.6、95、一个由 555 定时器构成的单稳态触发器的正脉冲宽度为()
A、0、7RC
B、RC
C、1、1RC
D、1、4RC
1.7、94、将不规则的矩形脉冲变成脉冲幅度都相等矩形波,可用()
A、多谐振荡器
B、施密特振荡器
C、单稳态触发器
D、T触发器
1.8、93、单稳态触发器的输出状态有()
A、0状态
B、1状态
C、两者皆有可能
D、无法确定
1.9、92、施密特触发器常用于对脉冲波形的()
A、延时与定时
B、计数与寄存
C、整形与变换
D、都包括
1.10、91、欲将边沿较差或带有干扰、噪声的不规则波形整形,应选择()
A、施密特触发器
B、单稳态触发器
C、多谐振荡器
D、RC微分电路
1.11、90、施密特触发器输出矩形脉冲的频率()
A、高于输入信号频率
B、低于输入信号频率
C、与输入信号频率无关
D、等于输入信号频率
1.12、89、多谐振荡器一旦起振,电路所处状态是()
A、具有两个稳态
B、仅有一个稳态
C、具有两个暂稳态
D、有一个稳态,有一个暂稳态、
1.13、88、施密特触发器的振荡周期为()
A、1、4RC
B、等于输入信号周期
C、1、1RC
D、0、7RC
1.14、87、单稳态触发器的振荡周期为()
A、1、4RC
B、0、7RC
C、2、2RC
D、1、5RC
1.15、86、RC耦合多谐振荡器的振荡周期为()
A、1、4RC
B、1、1RC
C、1、2RC
D、1、1RC
1.16、85、石英晶体多谐振荡器的振荡频率为()
A、与电路中的C有关
B、石英晶体本身频率,与电路中R、C无关
C、与电路中的R有关
D、与电路中R、C有关
1.17、84、单稳态暂稳态的持续时间tw即为输出脉冲的宽度,其数值取决于RC时间常数,即()
A、tw=0、45RtCt
B、tw=RC
C、tw=0、7RC
D、tw=0、3RC
1.18、83、当稳态触发器是指___的波形变换电路()
A有两个稳态
B有一个稳态和一个暂稳态
C有两个暂稳态
D只有一个稳态
1.19、82、单稳态触发器是指___的波形变换电路()
A有两个稳态
B有一个稳态和一个暂稳态
C有两个暂稳态
D只有一个稳态
1.20、81、555定时器不可以组成()
A、多谐振荡器,
B、单稳态触发器,
C、施密特触发器,
D、JK触发器。
1.21、80、TTL定时器型号的最后几位数字为()
A、555
B、556
C、7555
D、7556
1.22、施密特触发器一般不适用于电路()
A.延时
B.波形变换
C.波形整形
D.幅度鉴别
1.23、78、单稳态触发器的脉冲宽度取决于()
A、触发信号的周期
B、触发信号的幅度
C、电路的rc时间常数
D、触发信号的波形。
100.用二进制异步计数器从0计到十进制数10,至少需要的触发器个数为()
A、1个
B、2个
C、3个
D、4个
99、用二进制异步计数器从0计到十进制数30,至少需要的触发器个数为()
A、 3个
B、 5个
C、 6个
D、 4个
1.26、98、用二进制异步计数器从0计到十进制数60,至少需要的触发器个数为()
A、 6个
B、 5个
C、 8个
D、 4个
97、下列电路属于时序电路的是()
A、计数器
B、组合逻辑电路
C、译码器
D、编码器
正确答案:A
96、可用来累计输入脉冲的个数元件是()。
A、计数器
B、定时器
C、输出继电器
D、输入继电器
95、1位二进制数有几个状态()
A、1
B、2
C、3
D、4
94、2位二进制数有几个状态()
A、1
B、2
C、3
D、4
93、电子技术基础:一个3位二进制加计数器,当前计数状态为110,经过15个时钟脉冲后此计数器的状态为()
A、000
B、001
C、010
D、101
92、把一个五进制计数器与一个四进制计数器串联可得到()进制
计数器。
A、4
B、5
C、9
D、20
91、同步计数器和异步计数器比较,同步计数器的显著优点是() 。
A、工作速度高
触发器利用率高
C、电路简单
D、不受时钟CP控制。
90、4位二进制数有几个状态()
A、12
B、14
C、16
D、20
89、三位二进制数只有()个状态
A、2
B、4
C、8
D、12
88、二进制计数器由()个JK触发器构成的加法计算器()
A、1
B、2
C、3
D、4
87、用二进制异步计数器从0计到十进制数100,至少需要的触发器个数为()
A、5
B、6
C、7
D、8
86、计数器就是对数字电路中的脉冲进行计数的部件。它是由触发器构成的。如果按计数器翻转的次序来分类,可把计数器分为()。
A、异步式和加法计数器
B、异步式和减法计数器
C、异步式和可避计数器
D、异步式和同步式。
85、异步十进制加法计数器由几个JK触发器组成()
A、1
B、2
C、3
D、4
84、3位二进制数码只能有几个状态()
A、8
B、5
C、6
D、7
83、用二进制异步计数器从0做加法,计到十进制数6,则最少需要()个触发器。
A、1
B、2
C、3
D、4
82、用二进制异步计数器从0做加法,计到十进制数3,则最少需要()个触发器。
A、1
B、2
C、3
D、4
81、在相同的时钟脉冲作用下,同步计数器与异步计数器比较,工作速度()
A、较快
B、较慢
C、一样
D、差异不确定
80、构成计数器的基本电路是()
A、或非门
B、与非门
C、组合逻辑电路
D、触发器
79、用二进制异步计数器从0计到十进制数60,至少需要的触发器个数为()
A、6个
B、5个
C、8个
D、4个
78、构成一个十进制计数器至少需要的触发器个数为()
A、10个
B、4个
C、8个
D、3个
77、计数器在电路组成上的特点是()
A、有CP输入端,无数码输入端
B、有CP输入端和数码输入端
C、无CP输入端有数码输入端
D、无CP输入端和数码输入端
计数器功能包括()
A、清零、置数、累计cp个数
B、存数取码
C、两者皆有
D、两者皆无
75、如果要寄存19位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、8
C、16
D、19
74、如果要寄存18位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、18
C、16
D、4
73、如果要寄存17位二进制数码,通常要用()个触发器来构成寄存器。
A、17
B、8
C、16
D、4
72、如果要寄存16位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、8
C、16
D、4
71、如果要寄存15位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、8
C、15
D、4
70、如果要寄存14位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、14
C、16
D、4
69、如果要寄存13位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、13
C、16
D、4
68、如果要寄存12位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、8
C、16
D、12
67、如果要寄存8位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、8
C、16
D、4
66、如果要寄存10位二进制数码,通常要用()个触发器来构成寄存器。
A、5
B、6
C、3
D、10
65、如果要寄存6位二进制数码,通常要用()个触发器来构成寄存器。
A、6
B、2
C、3
D、4
64、如果要寄存5位二进制数码,通常要用()个触发器来构成寄存器。
A、5
B、2
C、3
D、4
63、如果要寄存4位二进制数码,通常要用()个触发器来构成寄存器。
A、1
B、2
C、3
D、4
62、如果要寄存3位二进制数码,通常要用()个触发器来构成寄存器。
A、1
B、2
C、3
D、4
61、如果要寄存2位二进制数码,通常要用()个触发器来构成寄存器。
A、1
B、2
C、3
D、4
60、如果要寄存1位二进制数码,通常要用()个触发器来构成寄存器。
A、1
B、2
C、3
D、4
59、具有将数码在寄存器中移位的功能的是()
A、异步触发器
B、双拍接收式寄存器
C、移位寄存器
D、单拍接收式寄存器
58、如果要寄存七位二进制数码,通常要用___个触发器来构成寄存器。()
A、3
B、7
C、6
D、8
57、由基本RS触发器和与非门电路组成的寄存器是()
A、双拍接收式寄存器
B、单拍接收式寄存器
C、移位寄存器
D、集成移位寄存器
56、如果要用9位二进制数码通常要用()个触发器来构成寄存器。()
A、7
B、8
C、9
D、10
55、下列电路中属于时序电路的是()
A、计数器
B、组合逻辑电路
C、JK触发器
D、基本RS触发器
54、通常寄存器应具有()功能。()
A、存数和取数
B、清零和置数
C、a和b两者皆有
D、具有计数
53、寄存器主要用于()
A、存储数码和信息
B、永久储存二进制数码
C、储存十进制数码
D、暂存数码和信息
52、同时输入,同时输出的寄存器采用的是()
A、串行输入和输出
B、并行输入和输出
C、串行输入和输出
D、并行输入和输出
51、下列电路中不属于时序逻辑电路的是( )
A、计数器
B、数码寄存器
C、组合逻辑电路)
D、移位寄存器
为了实现将JK触发器转换为D触发器,应使()
A、J=D,K=/D
B、CP脉冲后沿触发,输出与D端状态相同。
C、CP脉冲前沿触发,输出与D端状态相反。
D、CP脉冲后沿触发,输出与D端状态相反。
抗干扰能力较差的触发方式是()
A、同步触发
B、上升沿触发
C、下降沿时刻
D、主从触发
D触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
对于JK触发器,输入J=0、K=1,CP脉冲作用后,触发器状态应为()
A、0
B、1
C、0、1均可
D、状态不确定
对于JK触发器,输入J=0、K=0,CP脉冲作用后,触发器状态应为()
A、0
B、1
C、保持
D、状态不确定
T触发器具有()功能。
A、置0、置1
B、置0、置1和翻转
C、翻转和保持
D、置0和翻转
对于JK触发器,输入J=1、K=0,CP脉冲作用后,触发器状态应为()
A、0
B、1
C、0、1均可
D、状态不确定
若将JK触发器置成0态,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
D触发器的输出状态是()
A、CP脉冲前沿触发,输出与D端状态无关。
B、CP脉冲后沿触发,输出与D端状态相同。
C、CP脉冲前沿触发,输出与D端状态相反。
D、CP脉冲后沿触发,输出与D端状态相反。
对于JK触发器,输入J=1、K=1,CP脉冲作用后,触发器状态应为()
A、0
B、1
C、翻转
D、状态不确定
D触发器具有()功能。
A、置0、置1
B、置0、置1和翻转
C、置1和保持
D、置0和翻转
T触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
若将JK触发器置成1态,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
正确答案:D
1.87、时序电路可由()构成。
A、触发器或门电路
B、门电路
C、触发器或触发器和门电路的组成
D、运算放大电路
1.88、关于JK触发器的错误表述是()
A、对于输入没有约束条件
B、不允许J、K同时为1
C、允许J、K同时为1
D、允许J、K同时为0
1.89、同步RS触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.90、若将JK触发器置成保持,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.91、
基本RS触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.92、JK触发器的逻辑功能是()
A、置0、置1、保持
B、置0、置1、保持、翻转
C、保持、翻转
D、置0、置1
1.93、触发器是由门电路构成的,其主要特点是()。
A、和门电路的功能一样
B、具有记忆功能
C、有的具有记忆功能,有的没有记忆功能
1.94、JK触发器的原状态为1,要在CP作用后保持为0状态,则J、K的值应是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=x,K=x
1.95、同步触发器是在时钟脉冲CP的()根据输入信号翻转。
A、低电平期间
B、高电平期间
C、上升沿时刻
D、下降沿时刻
1.96、时序电路输出状态的改变()
A、仅与该时刻的输入信号状态有关
B、仅与时序电路的原状态有关
C、与该时刻的输入信号状态和时序电路的原状态均有关
D、以上都不对
1.97、若将JK触发器置成翻转,需要在J、K控制输入端加的信号是()
A、J=1,K=1
B、J=0,K=0
C、J=0,K=1
D、J=1,K=0
1.98、抗干扰能力较差的触发方式是()
A、同步触发
B、上升沿触发
C、上升沿触发
D、主从触发

120题 | 被引用1次

使用此模板创建